1月12日消息(颜翊)尽管台积电的3nm制程技术(N3)工艺在性能和功率方面有着较大优势,但其高成本阻碍了广泛采用。
根据华兴资本的数据,N3能够使用多达25层极紫外辐射(EUV)光刻流程,根据配置不同,每台EUV光刻机的成本为1.5亿至2亿美元。为了降低成本,台积电不得不对其N3工艺和后续工艺收取更高的生产费用。
不过,据报道,台积电正在考虑降低N3芯片的报价,以刺激其合作伙伴使用其N3级工艺技术。
据传,台积电每块N3晶圆的收费可能高达20,000美元,而N5晶圆价格为16,000美元。成本增加意味着AMD、博通、联发科、英伟达和高通等公司的利润降低,这也是为什么芯片开发商正在重新考虑他们如何创造先进的设计和使用先进制程。
AMD公开宣布,计划在2024年使用 N3制程生产部分基于Zen 5的设计,而Nvidia预计将在同一时间段内推出下一代基于Blackwell架构的图形处理器(GPU) ,并采用 N3制程生产。由于成本高昂,N3级制程的采用预计仅限于某些产品,因此台积电降低报价的举措可能会促使芯片设计者重新考虑其采用策略。
不过,报道称,台积电的N3还存在良率低的问题,一些人估计良率在60%到80%之间,也有称其良率甚至低于50%。由于只有苹果公司使用了这种制造技术,关于早期N3芯片的良率的任何细节都应该保持怀疑态度。
- 英飞凌发布“在中国,为中国”本土化战略,三十而励启新篇
- 2024年全球半导体收入6559亿美元 英伟达超越三星首次跃居榜首
- Qorvo®推出高输出功率倍增器QPA3311和QPA3316,加速DOCSIS® 4.0向更智能高效演进
- 苹果自研基带首秀折戟:C1性能短板凸显,追赶之路荆棘密布
- 央视新闻报道,透露5纳米工艺麒麟X90芯片量产
- 玄戒O1发布前小米手机芯片供应情况:联发科与高通“唱主角”,紫光展锐占2%
- 高塔半导体主动退出与阿达尼合作的印度晶圆厂项目
- 台积电加速2纳米量产布局,全球扩产步伐提速
- 黄仁勋将提前亮相Computex 2025,全球科技巨头共赴亚洲科技盛宴
- 英伟达与沙特达成AI算力基建合作:共建中东“AI超级引擎”,剑指全球技术主权
免责声明:本网站内容主要来自原创、合作伙伴供稿和第三方自媒体作者投稿,凡在本网站出现的信息,均仅供参考。本网站将尽力确保所提供信息的准确性及可靠性,但不保证有关资料的准确性及可靠性,读者在使用前请进一步核实,并对任何自主决定的行为负责。本网站对有关资料所引致的错误、不确或遗漏,概不负任何法律责任。任何单位或个人认为本网站中的网页或链接内容可能涉嫌侵犯其知识产权或存在不实内容时,应及时向本网站提出书面权利通知或不实情况说明,并提供身份证明、权属证明及详细侵权或不实情况证明。本网站在收到上述法律文件后,将会依法尽快联系相关文章源头核实,沟通删除相关内容或断开相关链接。